MC30P6250B

MC30P6250B

8 位 RISC CPU, 1K/0.5K×14bit OTP, 48 byte SRAM

8 位 CPU 内核

      精简指令集,5 级深度硬件堆栈 

      CPU 为单时钟,仅在系统主时钟下运行 

      系统主时钟下 FCPU 固定为 FOSC 的 2 分频 

程序存储器 

      1K×14 位 OTP 型程序存储器(烧录 1 次) 

      0.5K×14 位 OTP 型程序存储器(烧录 2 次) 

数据存储器 

      48 字节 SRAM 型通用数据存储器,支持直接寻址、间接寻址等多种寻址方式 

1 组共 6 个 I/O 

      P1(P10~P15) 

      所有端口均支持施密特输入 

      P13 编程时为高压 VPP 输入

      所有端口均内置上拉和下拉电阻,均可单独使能 

      P10 可复用为外部中断输入,支持外部中断唤醒功能 

      所有端口均支持键盘中断唤醒功能,并可单独使能 

时钟源 

      内置高频 RC 振荡器(16MHz),其 1/2/4/8/16/32 分频时钟,可用作系统主时钟源 

      内置低频 RC 振荡器(32KHz),可用作系统主时钟源、或外设低频时钟源 

      支持外接低频晶体振荡器(32768Hz),仅用作 T0 时钟源 

系统工作模式 

      运行模式:CPU 在系统主时钟下运行 

      休眠模式(低功耗模式):CPU 暂停,系统主时钟源停止 

内部自振式看门狗计数器(WDT) 

      与定时器 T0 共用预分频器 

      溢出时间可配置:4.5ms/18ms/72ms/288ms(无预分频) 

      工作模式可配置:始终开启、始终关闭,也可软件控制开启或关闭 

2 个定时器 

      8 位定时器 T0,支持外设低频时钟,可实现外部计数功能,与 WDT 共用预分频器 

      8 位定时器 T1,可实现外部计数、BUZ、5 路共周期独立占空比的 PWM(可组合成 2 对互反的带死区互补 PWM) 

中断 

      外部中断(INT),键盘中断(P10~P15) 

      定时器中断(T0~T1),CMP 中断 

1 个模拟比较器

      支持 VDD 低电压检测 

      正端输入支持 3 个 IO 端口和 VDD 电阻分压选择 

      负端输入支持 6 个 IO 端口、VBG 及 VDD 电阻分压多选一 

      输出端可选择上升沿或下降沿触发中断,端口输出可门控,且支持输出取反; 

      分压电路支持范围可调,及 16 档可选 

低电压复位 LVR 

      关闭/1.5V/1.8V/2.0V/2.3V/2.7V/3.0V/3.6V 

工作电压 

      VLVR27 ~ 5.5V @ Fcpu = 0~8MHz 

      VLVR20 ~ 5.5V @ Fcpu = 0~4MHz 

      VLVR18 ~ 5.5V @ Fcpu = 0~2MHz 

      VLVR15 ~ 5.5V @ Fcpu = 0~1MHz 

      VPOR ~ 5.5V @ Fcpu = 0~500KHz 

封装形式 

      SOP8/DIP8/SOT23-6

热线电话

电话咨询

+86-21-38682906